## Laborator AC - Săptămâna 3

3.1 Utilizarea blocurilor always combinaționale

**P.3.1.1** Implementați, utilizând Verilog, un multiplexor 2-la-1, pe 1 bit, având 3 intrări: **s**, **d0** și **d1** și având o ieșire **o**. Folosiți un **bloc always combinațional** pentru descrierea comportamentală a multiplexorului.

```
module mux_2_to_1 (
        input d0, d1, s,
        output reg o
        );
    always @ (*) begin
    if (s) o = d1;
    else o = d0;
    end
endmodule
```

**P.3.1.2** Implementați, utilizând Verilog, un decodificator 2-la-4 cu intrare de **enable** și ieșiri active la **0**. Folosiți un **bloc always combinațional** cu mecanism de decizie multiplă pentru descrierea circuitului din enunț.

## Laborator AC - Săptămâna 3

3.2 Instanțierea modulelor în limbajul Verilog

**P.3.2.1** Proiectați, utilizând Verilog, un multiplexor 8-la-1, numit **mux\_3s\_1b**. Implementați modulul arhitecturii ierarhice folosind instanțe ale modulului **mux\_1s\_1b**.

```
module mux 3s 1b (
            input [7:0] d,
            input [2:0] s,
            output o
                  );
 wire w1,w2,w3,w4,w5,w6; //declararea firelor fizice
 //Layer 1
 mux_1s_1b m1 (.d1(d[7]), .d0(d[6]), .s(s[0]), .o(w1));
 mux_1s_1b m2 (.d1(d[5]), .d0(d[4]), .s(s[0]), .o(w2));
 mux_1s_1b m3 ( .d1(d[3]), .d0(d[2]), .s(s[0]), .o(w3) );
 mux_1s_1b m4 ( .d1(d[1]), .d0(d[0]), .s(s[0]), .o(w4) );
 //Layer 2
 mux_1s_1b m5 ( .d1(w1), .d0(w2), .s(s[1], .o(w5) );
 mux_1s_1b m6 (.d1(w3), .d0(w4), .s(s[1], .o(w6));
ı//Layer 3
1 \text{ mux}_{1s}_{1b} \text{ m7 } (.d1(w5), .d0(w6), .s(s[2], .o(o));
endmodule
```

**P.3.2.2** Proiectați, utilizând Verilog, un multiplexor 8-la-1, numit **mux\_3s\_1b**. Implementați modulul arhitecturii ierarhice folosind instanțe ale modulelor **mux\_2s\_1b** și **mux\_1s\_1b**.